AMD 發布 Zen 6 架構 EPYC 處理器文檔!全新設計瞄准資料中心應用
- 近日,AMD 發表了一份標題為《AMD Family 1Ah Model 50h57h Processors》的重要文件,其中詳細介紹了基於 Zen 6 架構的新一代處理器,特別是代號「Venice」的 EPYC 伺服器處理器。
- 此外,Zen 6 延續了對 512 位元 AVX-512 指令集的支持,同時相容於 FP64/FP32/FP16/BF16 等格式,並包含如 FMA/MAC 運算和浮點 - 整數混合向量執行(VNNI/AES/SHA 等)的功能。
- Zen 6 並非 Zen 5 的進化版,而是採用了截然不同的設計理念和全新架構。
- 這些特性確保了 Zen 6 能夠提供持續的高 512 位元吞吐量,需要使用效能計數器進行精確測量,以衡量其單週期向量運算能力。
近日,AMD 發表了一份標題為《AMD Family 1Ah Model 50h57h Processors》的重要文件,其中詳細介紹了基於 Zen 6 架構的新一代處理器,特別是代號「Venice」的 EPYC 伺服器處理器。Zen 6 並非 Zen 5 的進化版,而是採用了截然不同的設計理念和全新架構。

在此之前,AMD 已有意地透露了一些 Zen 6 的資訊,表明其核心數量可達 256 個,將使用台積電(TSMC)的新一代 2nm 製程技術。根據這份開發者文件,Zen 6 並非是 Zen4/5 的一次漸進式升級,而是一種全面翻新的高吞吐量寬架構,配備有 8 寬度指令調度引擎,並且依然支援同步多執行緒(SMT)技術。每個核心還設置了專門的計數器,用於閒置調度視窗以及後端管線阻塞等。

在 AMD 的設計中,Zen 6 採用了兩個硬體執行緒動態競爭共享的調度池,這意味著即使在同一個頻率下運行,Zen 6 處理器的單執行緒效能可能不會像蘋果 A14 芯片那樣高。然而,在某些特定情況下,這種設計能夠提供非常高的效能。文件中指出,Zen 6 的核心在閒置調度視窗和後端管線阻塞方面有了顯著的優化,這也反映了 AMD 在 Zen 6 上的設計重點是寬發射和 SMT 仲裁機制。

此外,Zen 6 延續了對 512 位元 AVX-512 指令集的支持,同時相容於 FP64/FP32/FP16/BF16 等格式,並包含如 FMA/MAC 運算和浮點 - 整數混合向量執行(VNNI/AES/SHA 等)的功能。這些特性確保了 Zen 6 能夠提供持續的高 512 位元吞吐量,需要使用效能計數器進行精確測量,以衡量其單週期向量運算能力。
總體而言,Zen 6 架構代表著 AMD 在處理器設計上的重要突破,特別是在伺服器應用方面。這些改良和創新將有助於提升數據中心的性能和效率。








